Percobaan 1 Kondisi 10
Buatlah rangkaian seperti gambar percobaan
1 dengan menggunkan D flip flop dan output seven segment
2. Gambar Rangkaian Simulasi
[Kembali]
Pada percobaan, rangkaian counter terdiri atas 4 D flip-flop, 1 decoder 7448, 1 seven segment dan dua buah switch spdt yang terhubung ke masing-masing kaki S dan R dari D flip-flop. Counter merupakan rangkaian yang berfungsi sebagai penghitung, pada percobaan ini rangkaian merupakan model dari asynchronous binary counter 4 bit dengan 4 D flip-flop yang dirangkai seri dan hanya flip flop pertama yang mendapatkan tegangan dari clock.
Pada percobaan outputan dari Q akan diumpankan ke decoder lalu ke seven segment, sedangkan outputan dari Q' akan diumpankan ke kaki D dari flip-flop terkait dan juga dihubungkan dengan clock dari flip flop setelahnya.
Outputan dari rangkaian ini ditampilkan pada seven segment dan menghasilkan counter secara berurutan dari 0-15.
5. Link Download
[Kembali]
Download HTML [Klik di sini]
Download rangkaian simulasi [Klik di sini]
Download video simulasi [Klik di sini]
Download Datasheet IC7448 [klik disini]
Download Datasheet IC7474 [klik disini]
Download Datasheet switch SPDT [klik di sini]

Tidak ada komentar:
Posting Komentar